九江论坛网

 找回密码
 立即注册

QQ登录

只需一步,快速开始

查看: 1314|回复: 1
打印 上一主题 下一主题

关于前端设計中资源使用情况 [复制链接]

Rank: 2

跳转到指定楼层
楼主
发表于 2020-3-9 16:57:02 |只看该作者 |倒序浏览
欢迎来到九江论坛网--江西九江市生活交流社区! 请记住我们的网址 www.ganzw.com
    文章简介:1、前端设计中:在一个module中,通过一堆的逻辑得到信号a,信号a在



1、前端设计中:在一个module中,通过一堆的逻辑得到信号a,信号a在此 module中进行操作,同时将信号a赋给信號b,并将信号b作为输出,这样相当于复用产生信号a的逻辑,但是这样的设计为什么对面积的影响很少,几乎可以忽略不计。2、前端设计中:信号c的位宽定义成32bits,其中高16位全为0,但实际操作仅是对信号c的低16位,这样涉及到多引入16条线,这样對面积是否有影响。

分享到: QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友
分享分享0 收藏收藏0

使用道具 举报

Rank: 7Rank: 7Rank: 7

沙发
发表于 2020-3-9 16:57:05 |只看该作者
欢迎来到九江论坛网--江西九江市生活交流社区! 请记住我们的网址 www.ganzw.com
1. b和a实际上是等价的,网表里你会看到,其实是和代码一样,只是一根线连过去

2. 取决于你综合的层次,如果C是作为输入信号,工具是不知道C的高16bit为0的,会按32bit全都可变来处理,综合资源会增加,这很合理。如果是基于再上层次综合,并在例化该模块时,将C的高16bit赋值为0,则该小模块的资源会变小。综合工具可以获知高16bit为常数的信息,并对齐内部结构做常量优化。

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

联系我们|九江论坛网

GMT+8, 2025-5-2 18:50 , Processed in 1.156250 second(s), 12 queries .

Powered by Discuz! X2

© 2001-2011 Comsenz Inc.

回顶部