九江论坛网

 找回密码
 立即注册

QQ登录

只需一步,快速开始

查看: 1111|回复: 1
打印 上一主题 下一主题

FPGA通过SRIO发送数据給DSP会呈现鏈路不稳, [复制链接]

Rank: 7Rank: 7Rank: 7

跳转到指定楼层
楼主
发表于 2020-3-9 16:53:52 |只看该作者 |倒序浏览
欢迎来到九江论坛网--江西九江市生活交流社区! 请记住我们的网址 www.ganzw.com
    文章简介:使用V6FPGA通过SRIO发送数据给dsp偶尔会出现FPGA链路发送不



使用V6 FPGA 通过SRIO发送数據给dsp 偶尔会出现FPGA链路发送不了数据给DSP,求大神指点迷津。具体问题就是 IREQ_RDY_N信号会一直为高。

分享到: QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友
分享分享0 收藏收藏0

使用道具 举报

Rank: 7Rank: 7Rank: 7

沙发
发表于 2020-3-9 16:53:55 |只看该作者
欢迎来到九江论坛网--江西九江市生活交流社区! 请记住我们的网址 www.ganzw.com
1# gshaw

楼主您在做fpga和dsp之间的srio通信吗,我也在做。刚把初始化搞定,dsp现在卡在了maintence match id那块,fpga作为从设备,想问问楼主,xilinx srio ip和配置时有哪些需要注意的地方。srio中的source id 和 dest_id怎么设置?

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

联系我们|九江论坛网

GMT+8, 2024-5-18 04:36 , Processed in 1.140625 second(s), 11 queries .

Powered by Discuz! X2

© 2001-2011 Comsenz Inc.

回顶部